A A+ A++
Katedra Systemów Cyfrowych

Katedra Systemów Cyfrowych

mgr inż. Dariusz POLOK

pokój: 725; telefon: 237 1686; e-mail: Dariusz.Polok@polsl.pl

Lista publikacji

Monografie:

      1. Testowanie i projektowanie łatwo testowalnych układów i pakietów cyfrowych ‑ część 1. Skrypt Politechniki Sląskiej nr 1586, Gliwice 1990 (praca zbiorowa pod red. A. Hławiczki, udział 10%).
      2. Łatwo testowalne układy i pakiety cyfrowe ‑ projektowanie i testowanie, Wyd. WNT, Warszawa, 1993 (praca zbiorowa pod red. A. Hławiczki, udział 15%).

 

Artykuły i referaty konferencyjne:

 

    1. Automatyczny tester funkcjonalny układów scalonych ‑ MASTER 86, własności, technika diagnostyczna, oprogramowanie. PAK, Nr 9, 1988, str. 209‑211 (współautorzy: Mitas A. ‑ 50%,Hławiczka A. ‑ 25%, Polok D. ‑ 25%).

    2. Edward Hrynkiewicz, Adam Milik, Dariusz Polok, High speed arithmetic calculation unit for Xilinx type FPGAs, Proceedings of IFAC Workshop on Programmable Devices and Systems. PDS 2004, Cracow, November 18th -19th, 2004. [Gliwice] : [Instytut Elektroniki. Wydział Automatyki, Elektroniki i Informatyki Politechniki Śląskiej], [2004], s. 181-185, bibliogr. 9 poz.

    3. K. Pucher, D. Polok, Taking advantage of features – programmable logic controllers are performed, Brno University of Technology, (PDeS 2006) (BK2006), 14.02.2006.

    4. K. Pucher D. Polok Analysis of timings in networks that use TCP/IP or UDP/IP protocols for communication with industrial controllers in mechatronics systems, MSM 2007 3RD INTERNATIONAL CONFERENCE MECHATRONIC SYSTEMS AND MATERIALS 2007 27-29 September, Kaunas (ISSN 1822-8283).

    5. Wyrwoł B., Polok D., „Hardware Implementation of the Linguistic Decomposition Technique in the FPGA–FIS System”, Scientific bulletin of the Politehnica University of Timisoara, Transactions on Electronics and Communications, Vol. 53 (67), Fascicola 1, pp. 161-166, 2008.

    6. K.Pucher, D.Polok, Adaptation of the VME Bus for the Need to Implement the ISA Bus Used by the DIMM-PC Module, Timisoara Rumunia, 26.09.2008 (ETc 2008).

    7. K. Pucher, D. Polok, Application of the DIMM-PC module for mapping the ISA bus onto the VME bus hardware, PWT 2008, Poznań 11.12.2008.

    8. Edward Hrynkiewicz, Adam Milik, Dariusz Polok, Programmable Logic Controller based on reconfigurable logic, 15th International Symposium for Design and Technology of Electronics Packages. SIITME 2009, Gyula, Hungary, 17-20 September 2009. Eds: Z. Illyefalvi-Vitez, O. Krammer, R. Batorfi. Piscataway : Institute of Electrical and Electronics Engineers, 2009, s. 227-231, bibliogr. 10 poz.

    9. K.Pucher, D. Polok, “Application of embedded systems based on single-board computers on an example of the DIMM PC”, SIITME 2009,15th International Symposium for Design and Technology of Electronics Packages 17-20 Sep 2009, Gyula, Hungary, CD pages: 335 – 340, Abstracts Proceedings pages: 154 – 155

    10. Krzysztof Pucher, Dariusz Polok, Analysis of Timings in Networks that Use TCP/IP or UDP/IP Protocols for Communication with Industrial Controllers in Mechatronic Systems, in Solid State Phenomena (Volume 144), pp. 94-99, [2009]

    11. Pucher K., Polok D., “Application of single-board with the embedded DOS operating system as central units of data acquisition system used for mechatronic measurements”, 6th International Conference MECHATRONIC SYSTEMS AND MATERIALS, 5 – 8 July 2010, OPOLE (POLAND), pp. 177-178.

    12. E. Hrynkiewicz, D. Polok – Permutacja argumentów funkcji logicznej przy poszukiwaniu dekompozycji Ashenhursta w dziedzinie spektyralnej Reeda-Mullera – Elektronika nr 10/2011, str. 124-127.

    13. K. Pucher, D. Polok, “The idea to use the Mass-Storage class to implement a universal communication interface”. Zgłoszone do PDSE w Brnie w 2011 roku, brak odpowiedzi od organizatorów.

    14.  K. Pucher, D. Polok, “Implementacja uniwersalnych interfejsów komputerowych wykorzystujących klasę Mass-Storage systemu USB”, Krajowa Konferencja Elektroniki (KKE), Darłówko Wschodnie 2012.

    15. Pucher K.. Polok D., „Implementacja uniwersalnych interfejsów komputerowych wykorzystujących klasę Mass-Storage systemu USB” (Implementation of universal computer interfaces that use the Mass-Storage class of the USB system) Elektronika (LIII), nr 10/2012, s. 70

    16. Chmiel Mirosław, Mocha Jan, Hrynkiewicz Edward and Polok Dariusz. About implementation of IEC 61131-3 IL operators in standard microcontrollers, 2013. 12th IFAC/IEEE International Conference on Programmable Devices and Embedded Systems (PDeS’13), 25/09/2013-27/09/2013, Velke Karlovice, CZECH REPUBLIC, pp. 30-35

    17. Hrynkiewicz Edward and Polok Dariusz. Seeking for Decomposition of a Boolean Function in the Reed-Müller Spectral Domain by Means of Permutation between Function Variables, 2014. 21st International Conference on Mixed Design of Integrated Circuits and Systems (MIXDES), 19/06/2014-21/06/2014, Lublin, POLAND. 2014 PROCEEDINGS OF THE 21ST INTERNATIONAL CONFERENCE ON MIXED DESIGN OF INTEGRATED CIRCUITS & SYSTEMS (MIXDES), ISBN: 978-8-3635-7804-6, pp. 262-266

    18. J. Wrotniak, K. Pucher, D. Polok – Analysis of implementation opportunities for selected conventional counter-based circuits in selected FPGA structures in terms of time performance – ICATE 2014 conference of University of Craiova, Faculty of Electrical Engineering. 23.10-24.10 2014.

    19. Chmiel Mirosław, Mocha Jan, Hrynkiewicz Edward and Polok Dariusz. About Implementation of IEC 61131-3 IL Function Blocks in Standard Microcontrollers, 2014. INTERNATIONAL JOURNAL OF ELECTRONICS AND TELECOMMUNICATIONS, vol. 60, no. 1, pp. 33-38

    20. Rudnicki Tomasz, Czerwiński Robert, Polok Dariusz and Sikora Andrzej. Performance analysis of a PMSM drive with torque and speed control, 2015. 22nd International Conference on Mixed Design of Integrated Circuits & Systems (MIXDES), 25/06/2015-27/06/2015, Torun, POLAND. 2015 22ND INTERNATIONAL CONFERENCE MIXED DESIGN OF INTEGRATED CIRCUITS & SYSTEMS (MIXDES), ISBN: 978-8-3635-7806-0, pp. 562-566

    21. Chmiel Mirosław, Hrynkiewicz Edward, Polok Dariusz and Mocha Jan. Popular microcontrollers execute IEC 61131-3 standard operators and functional blocks in simply automatic control tasks, 2015. Methods and Models in Automation and Robotics (MMAR), 2015 20th International Conference on (MMAR 2015), 24/08/2015-24/08/2015, Międzyzdroje, pp. 643-648

    22. Chmiel Mirosław, Kloska Wojciech, Mocha Jan and Polok Dariusz. FPGA-Based Two-Processor CPU for PLC, 2016. International Conference on Signals and Electronic Systems (ICSES), 05/09/2016-07/09/2016, Krakow, POLAND. 2016 INTERNATIONAL CONFERENCE ON SIGNALS AND ELECTRONIC SYSTEMS (ICSES) PROCEEDINGS, ISBN: 978-1-5090-2667-8, pp. 247-252

    23. Rudnicki Tomasz, Sikora Andrzej, Czerwiński Robert and Polok Dariusz. Impact of PWM Control Frequency onto Efficiency of a 1 kW Permanent Magnet Synchronous Motor, 2016. ELEKTRONIKA IR ELEKTROTECHNIKA, vol. 22, no. 6, pp. 10-16

    24. Polok Dariusz and Hrynkiewicz Edward. About some peculiar approaches to seeking the Ashenhurst decomposition of logic functions in the Reed-Muller spectrum domain, 2016. 23rd International Conference on Mixed Design of Integrated Circuits and Systems (MIXDES), 23/06/2016-25/06/2016, Lodz, POLAND. PROCEEDINGS OF THE 23RD INTERNATIONAL CONFERENCE ON MIXED DESIGN OF INTEGRATED CIRCUITS AND SYSTEMS (MIXDES 2016), ISBN: 978-8-3635-7808-4, pp. 155-159

    25. Polok Dariusz and Hrynkiewicz Edward. Some Observations Related to Searching for Logic Functions Decomposition in Reed-Muller Spectral Domain, 2016. 14th IFAC/IEEE International Conference on Programmable Devices and Embedded Systems (PDeS’16), 05/10/2016-07/10/2016, Brno, Czechy, pp. 104-108  

    26. Polok Dariusz and Hrynkiewicz Edward. Some Observations Related to Searching for Logic Functions Decomposition in Reed-Muller Spectral Domain, 2016. 14th IFAC/IEEE International Conference on Programmable Devices and Embedded Systems (PDeS’16), 05/10/2016-07/10/2016, Brno, Czechy, pp. 104-108

© Politechnika Śląska

Ogólna klauzula informacyjna o przetwarzaniu danych osobowych przez Politechnikę Śląską

Całkowitą odpowiedzialność za poprawność, aktualność i zgodność z przepisami prawa materiałów publikowanych za pośrednictwem serwisu internetowego Politechniki Śląskiej ponoszą ich autorzy - jednostki organizacyjne, w których materiały informacyjne wytworzono. Prowadzenie: Centrum Informatyczne Politechniki Śląskiej (www@polsl.pl)

Zasady wykorzystywania „ciasteczek” (ang. cookies) w serwisach internetowych Politechniki Śląskiej

Deklaracja dostępności

„E-Politechnika Śląska - utworzenie platformy elektronicznych usług publicznych Politechniki Śląskiej”

Fundusze Europejskie
Fundusze Europejskie
Fundusze Europejskie
Fundusze Europejskie